EN DIRECT en ligne connexion / inscription
Connexion

Surnom/Pseudo
Mot de Passe :

[ Vous avez perdu votre mot de pass ? | Devenir membre ]

×

Intel Arrow Lake-S : une réorganisation complète des Cores P et des Core E

Depuis l'avènement des CPU hybrides chez Intel avec les Alder Lake, Raptor Lake et Meteor Lake, l'oraganisation des différents cores se fait autour d'un ringbus, partageant un cache L3. Ainsi les grands P-cores se retrouvent dans une région de la puce, et les clusters de E-cores dans une autre. Du point de vue du ringbus bidirectionnel, les arrêts du ring suivent l'ordre : la moitié des P-cores, la moitié des clusters de E-cores, l'iGPU, l'autre moitié des E-cores, l'autre moitié des P-cores, et l'Uncore, comme montré dans l'image de la puce "Raptor Lake" ci-dessous. Mais Intel prévoit de réorganiser les clusters de P-cores et de E-cores dans Arrow Lake-S.



raptor arrow diagramme

Raptor Lake


Avec Arrow Lake, Intel envisage de disperser les clusters de E-cores entre les P-cores. Cela impliquerait un P-core suivi d'un cluster de E-cores, suivi de deux P-cores, puis d'un autre cluster de E-cores, puis d'un P-core seul, et la répétition de ce schéma. Kepler_L2 a illustré ce à quoi "Raptor Lake" aurait ressemblé si Intel avait appliqué cette organisation. Disperser les clusters de E-cores parmi les P-cores présente deux avantages potentiels. Premièrement, la latence moyenne entre un arrêt de ring de P-core et un arrêt de ring de cluster de E-core serait réduite ; et deuxièmement, il y aurait des avantages thermiques, en particulier lors des phases de jeux, car cela réduit la concentration de chaleur dans une région de la puce.raptor arrow diagramme

Arrow Lake


Chaque P-core serait à une distance d'arrêt de ring au plus d'un cluster de E-cores, ce qui devrait profiter à la migration des threads entre les deux types de cœurs. Le Thread Director préfère les E-cores, et lorsqu'une charge de travail surcharge un E-core, elle est transférée à un P-core. Cette migration de E-core à P-core devrait voir des latences réduites avec la nouvelle organisation.
source : TPU
Marque : Intel
Partagez :
Posté le 02 Juillet 2024 à 08:41 par Aurélien Lagny


2 commentaires
Vous devez être membre pour poster des commentaires.
Identification
Surnom/Pseudo :
Mot de Passe :
Top 100 dernières actualités des fermiers